Jurnalele publice principale
Sari la navigare
Sari la căutare
Afișare combinată a tuturor jurnalelor YO3ITI. Puteți limita vizualizarea selectând tipul jurnalului, numele de utilizator sau pagina afectată.
- 9 aprilie 2026 21:01 Yo3iti discuție contribuții a creat pagina Script de instalare SDRPlay (Pagină nouă: Acest script se găsește și pe github la adresa [https://github.com/yo3iti/Dual-SDR-install.git https://github.com/yo3iti/Dual-SDR-install.git] <syntaxhighlight lang="sh"> #!/bin/bash # install_sdr_fixed.sh - Fixed installation script for Raspberry Pi set -e echo "===== SDR Interface Installation (Fixed) =====" # Check if running as root if [ "$EUID" -eq 0 ]; then echo "WARNING: Don't run as root during build. Run specific commands with sudo." echo "Usage: ./in...)
- 29 martie 2026 14:59 Yo3iti discuție contribuții a creat pagina Secțiunea despre SDRPlay (Pagină nouă: Pentru utilizarea SDRPlay pe orice platformă, trebuie instalate driverele de pe site-ul oficial [https://www.sdrplay.com/api/ SDRPlay API]. * Script de instalare)
- 29 martie 2026 13:35 Yo3iti discuție contribuții a creat pagina SDR (Pagină nouă: __TOC__ * Secțiunea despre SDRPlay)
- 27 martie 2026 00:10 Yo3iti discuție contribuții a creat pagina Deblocare automată la instalarea unei aplicații din Android Studio (Pagină nouă: Pentru a debloca automat un dispozitiv Android atunci când instalezi o aplicație din Android Studio, poți folosi setările native din Developer Options sau poți automatiza procesul prin ADB. ===Metoda nativă: Menținerea ecranului pornit (Recomandat)=== Cea mai simplă soluție este să previi blocarea ecranului în timp ce dispozitivul este conectat la calculator. * Accesează Settings > Developer options. * Activează opțiunea Stay Awake (Ecranul nu se va stinge nicio...)
- 5 martie 2026 20:10 Yo3iti discuție contribuții a creat pagina Proiecte FPGA pentru radioamatori (Pagină nouă: = Proiecte FPGA pentru Radioamatori = == Introducere == FPGA-urile sunt extrem de potrivite pentru aplicații radio deoarece pot implementa procesare de semnal digital în timp real cu latență foarte mică. Acest articol prezintă o colecție de proiecte demonstrative pentru radioamatori. == Lista proiectelor == {| class="wikitable" ! Proiect ! Descriere ! Nivel dificultate |- | Generator DDS | Generator digital de frecvență | Ușor |- | Contor de frecvență | Instru...)
- 22 februarie 2026 02:26 Yo3iti discuție contribuții a creat pagina Porți logice (Pagină nouă: <syntaxhighlight lang="verilog"> module logic_gates ( input wire a, input wire b, output wire y0, output wire y1, output wire y2 ); assign y0 = ~a; assign y1 = ~(a&b); assign y2 = ~(a|b); endmodule </syntaxhighlight> Și un testbench: <syntaxhighlight lang="verilog"> `timescale 1ns/1ps module logic_gates_tb; // Declare testbench signals reg a, b; wire y0, y1, y2; // Instantiate the design under test (DUT) logic_gates dut (...)
- 22 februarie 2026 02:25 Yo3iti discuție contribuții a creat pagina Fișier:Surfer verilog.png
- 22 februarie 2026 02:25 Yo3iti discuție contribuții a încărcat Fișier:Surfer verilog.png
- 20 februarie 2026 01:01 Yo3iti discuție contribuții a creat pagina Ce este conceptul de "hardware lichid" (Pagină nouă: Conceptul de „hardware lichid” este considerat special deoarece permite definirea funcționalității hardware a unui dispozitiv prin simpla descărcare a unui cod software (un fișier de configurare numit bitstream). Aceasta transformă radical modul în care sunt proiectate și utilizate sistemele electronice, oferind câteva avantaje fundamentale: * Flexibilitatea utilizării: O singură placă hardware poate fi utilizată pentru o multitudine de aplicații diferite....)
- 20 februarie 2026 00:59 Yo3iti discuție contribuții a creat pagina Bazele arhitecturii FPGA pentru începători (Pagină nouă: Un FPGA (Field-Programmable Gate Array) este un circuit integrat programabil pe care îl poți configura pentru a deveni aproape orice tip de circuit digital dorești. Spre deosebire de un procesor obișnuit (CPU) care execută instrucțiuni una după alta, un FPGA îți permite să construiești hardware-ul propriu-zis care să execute sarcini în paralel. Iată conceptele de bază: ==Din ce este format un FPGA?== Imaginează-ți o tablă imensă de piese LEGO care pot fi re...)
- 14 februarie 2026 00:27 Yo3iti discuție contribuții a redenumit pagina Digilent Arty A7-100T vs Arty Z7 (Zynq-7000 Z7020) în Digilent Arty A7-100T vs Arty Z7
- 12 februarie 2026 23:46 Yo3iti discuție contribuții a creat pagina Digilent Arty A7-100T vs Arty Z7 (Zynq-7000 Z7020) (Pagină nouă: = Digilent Arty A7-100T vs Arty Z7 (Zynq-7000 Z7020) = == 1. Programmable Logic & FPGA Fabric == {| class="wikitable" style="text-align:center" ! Feature !! Arty A7-100T !! Arty Z7-20 |- | FPGA Device || style="background:#90EE90"|Artix-7 XC7A100T || Zynq-7000 XC7Z020 (PL) |- | Logic Cells || style="background:#90EE90"|~101,440 || ~85,000 |- | LUTs || style="background:#90EE90"|~15,850 || Included |- | Block RAM || ~4,860 kbit || style="background:#90EE90"|~4.9 Mbit |- | DS...)
- 9 februarie 2026 22:16 Yo3iti discuție contribuții a creat pagina Fișier:Semnale - coerență.png
- 9 februarie 2026 22:16 Yo3iti discuție contribuții a încărcat Fișier:Semnale - coerență.png Etichetă: Recreated
- 9 februarie 2026 22:14 Yo3iti discuție contribuții a șters pagina Fișier:Semnale - coerență.png (conținutul era: „Semnale - coerență”, iar unicul contribuitor a fost „Yo3iti” (discuție))
- 9 februarie 2026 22:11 Yo3iti discuție contribuții a creat pagina Fișier:Signal coherence.png
- 9 februarie 2026 22:11 Yo3iti discuție contribuții a încărcat Fișier:Signal coherence.png
- 9 februarie 2026 22:08 Yo3iti discuție contribuții a creat pagina Fișier:Tintin.png
- 9 februarie 2026 22:08 Yo3iti discuție contribuții a încărcat Fișier:Tintin.png
- 9 februarie 2026 22:04 Yo3iti discuție contribuții a încărcat o versiune nouă pentru Fișier:Semnale - coerență.png
- 31 ianuarie 2026 17:41 Yo3iti discuție contribuții a creat pagina Comparație cabluri coaxiale semi-rigide și rigide (Pagină nouă: ===================================================================== 50 OHM RF CABLE COMPARISON TABLES ===================================================================== ============================================================================= TABLE 1: SEMI-RIGID COAXIAL CABLES (50 Ohm) - WIKIMEDIA FORMAT ============================================================================= {| class="wikitable" |+ Semi-Rigid Coaxial Cables (50 Ohm) Comparison ! Cable Type !...)
- 30 ianuarie 2026 23:10 Yo3iti discuție contribuții a șters pagina Test page (conținutul era: „== FPGA Development Boards Comparison == === Terasic Boards === {| class="wikitable" |- ! Feature !! DE10-Lite !! DE10-Nano !! DE10-Standard !! DE1-SoC !! ADC-SoC !! Atum A3 Nano |- | '''FPGA Device''' || Intel MAX 10 10M50DAF484C7G || Cyclone V SoC 5CSEMA5F31C6 || Cyclone V SoC 5CSEMA5F31C6 || Cyclone V SoC 5CSEMA5F31C6 || Cyclone V SoC 5CSEMA5F31C6 || style...”, iar unicul contribuitor a fost „Yo3iti” (discuție))
- 30 ianuarie 2026 23:06 Yo3iti discuție contribuții a creat pagina Test page (Pagină nouă: == FPGA Development Boards Comparison == === Terasic Boards === {| class="wikitable" |- ! Feature !! DE10-Lite !! DE10-Nano !! DE10-Standard !! DE1-SoC !! ADC-SoC !! Atum A3 Nano |- | '''FPGA Device''' || Intel MAX 10 10M50DAF484C7G || Cyclone V SoC 5CSEMA5F31C6 || Cyclone V SoC 5CSEMA5F31C6 || Cyclone V SoC 5CSEMA5F31C6 || Cyclone V SoC 5CSEMA5F31C6 || style="background:#90EE90" | Agilex 3 A3CZ135BB18AE7S |- | '''Logic Elements (LEs)''' || 50,000 LEs || style="background:#...)
- 30 ianuarie 2026 22:58 Yo3iti discuție contribuții a creat pagina Comparație între diverse plăci de dezvoltare cu FPGA (Pagină nouă: {| class="wikitable" |- ! Feature !! DE10-Lite !! DE10-Nano !! DE10-Standard !! DE1-SoC !! ADC-SoC !! Atum A3 Nano |- | '''FPGA Device''' || Intel MAX 10 10M50DAF484C7G || Cyclone V SoC 5CSEMA5F31C6 || Cyclone V SoC 5CSEMA5F31C6 || Cyclone V SoC 5CSEMA5F31C6 || Cyclone V SoC 5CSEMA5F31C6 || Agilex 3 A3CZ135BB18AE7S |- | '''Logic Elements (LEs)''' || 50,000 LEs || 110,000 LEs || 110,000 LEs || 85,000 LEs || 110,000 LEs (approx) || 135,110 LEs |- | '''Embedded Memory''' || 1,63...)
- 26 ianuarie 2026 13:24 Yo3iti discuție contribuții a creat pagina Punte VSWR pentru Siglent (Pagină nouă: Text introducere — imagine — miniatura __TOC__ =Funcționalități= * Funcționalitate =Jurnal modificări (roadmap)= ==Rev 0.1 – prima versiune de prototip== ===Status=== ===Experiența acumulată=== === Documentație: === =Documentație= * Instalare Svxlink * Configurare nod bazat pe CM108 =Câteva "TODOs" pentru Rev 3.0= Nu va mai exista o versiune 3.0 a acestui proiect. =Variante constructive= Nu este cazul =Imagini= <gallery widths=3...)
- 26 ianuarie 2026 01:23 Yo3iti discuție contribuții a creat pagina Fișier:Nod CM108 v2-0 de la jlcpcb.jpg
- 26 ianuarie 2026 01:23 Yo3iti discuție contribuții a încărcat Fișier:Nod CM108 v2-0 de la jlcpcb.jpg
- 26 ianuarie 2026 01:23 Yo3iti discuție contribuții a creat pagina Fișier:Nod CM108 v2-0 montat 3.jpg
- 26 ianuarie 2026 01:23 Yo3iti discuție contribuții a încărcat Fișier:Nod CM108 v2-0 montat 3.jpg
- 26 ianuarie 2026 01:22 Yo3iti discuție contribuții a creat pagina Fișier:Nod CM108 v2-0 montat 2.jpg
- 26 ianuarie 2026 01:22 Yo3iti discuție contribuții a încărcat Fișier:Nod CM108 v2-0 montat 2.jpg
- 26 ianuarie 2026 01:22 Yo3iti discuție contribuții a creat pagina Fișier:Nod CM108 v2-0 montat.jpg
- 26 ianuarie 2026 01:22 Yo3iti discuție contribuții a încărcat Fișier:Nod CM108 v2-0 montat.jpg
- 26 ianuarie 2026 01:21 Yo3iti discuție contribuții a creat pagina Fișier:Nod CM108 v2-0 final.jpg
- 26 ianuarie 2026 01:21 Yo3iti discuție contribuții a încărcat Fișier:Nod CM108 v2-0 final.jpg
- 26 ianuarie 2026 00:45 Yo3iti discuție contribuții a creat pagina Nod RoLink CM108 v2.0 (Pagină nouă: __TOC__ ===Funcționalități=== * Funcționalitate ===Jurnal modificări (roadmap)=== * Rev1.0 – Experimental, prototip, realizat. * Rev2.0 – planificat === Documentație: === === Câteva "TODOs" pentru Rev 2.0:=== ==Variante constructive== ==Imagini== ===PCB=== ==Note== <references /> ==Legături externe==)
- 25 ianuarie 2026 01:55 Yo3iti discuție contribuții a creat pagina Fișier:Piesa bucatarie stres zz.png
- 25 ianuarie 2026 01:55 Yo3iti discuție contribuții a încărcat Fișier:Piesa bucatarie stres zz.png
- 25 ianuarie 2026 01:54 Yo3iti discuție contribuții a creat pagina Fișier:Piesa bucatarie stres yy.png
- 25 ianuarie 2026 01:54 Yo3iti discuție contribuții a încărcat Fișier:Piesa bucatarie stres yy.png
- 25 ianuarie 2026 01:54 Yo3iti discuție contribuții a creat pagina Fișier:Piesa bucatarie stres xx.png
- 25 ianuarie 2026 01:54 Yo3iti discuție contribuții a încărcat Fișier:Piesa bucatarie stres xx.png
- 25 ianuarie 2026 01:53 Yo3iti discuție contribuții a creat pagina Fișier:Piesa bucatarie mesh.png
- 25 ianuarie 2026 01:53 Yo3iti discuție contribuții a încărcat Fișier:Piesa bucatarie mesh.png
- 25 ianuarie 2026 01:53 Yo3iti discuție contribuții a creat pagina Fișier:Piesa buc cu fetze.png
- 25 ianuarie 2026 01:53 Yo3iti discuție contribuții a încărcat Fișier:Piesa buc cu fetze.png
- 25 ianuarie 2026 01:42 Yo3iti discuție contribuții a șters pagina Fișier:Hilbert, cosinus, fără amplitudine inițială.png (A fost ștearsă vechea versiune 20200125200434!Hilbert,_cosinus,_fără_amplitudine_inițială.png.: conținutul era: „Hilbert, cosinus, fără amplitudine inițială”, iar unicul contribuitor a fost „Yo3iti” (discuție))
- 25 ianuarie 2026 01:42 Yo3iti discuție contribuții a șters pagina Fișier:Hilbert, cosinus, fără amplitudine inițială.png (A fost ștearsă vechea versiune 20200125200641!Hilbert,_cosinus,_fără_amplitudine_inițială.png.: conținutul era: „Hilbert, cosinus, fără amplitudine inițială”, iar unicul contribuitor a fost „Yo3iti” (discuție))
- 25 ianuarie 2026 01:40 Yo3iti discuție contribuții a șters pagina Fișier:Spectrul de atenuare radio armosferică.png (A fost ștearsă vechea versiune 20200118220224!Spectrul_de_atenuare_radio_armosferică.png.: conținutul era: „Spectrul de atenuare radio armosferică”, iar unicul contribuitor a fost „Yo3iti” (discuție))
- 25 ianuarie 2026 01:21 Yo3iti discuție contribuții a șters pagina Fișier:Yagi, pattern Azimuth - 0, 30 și 60 grade.png (A fost ștearsă vechea versiune 20200119101112!Yagi,_pattern_Azimuth_-_0,_30_și_60_grade.png.: conținutul era: „Yagi, pattern Azimuth - 0, 30 și 60 grade”, iar unicul contribuitor a fost „Yo3iti” (discuție))